„Intel“ „Tiger Lake“ mikroarchitektūra pasižymi HEDT tipo talpyklos balansavimu?



With its 'Skylake' microarchitecture, Intel significantly re-balanced the cache hierarchy of its HEDT and enterprise multi-core processors to equip CPU cores with larger amounts of faster L2 caches, and lesser amounts on slower shared L3 cache. The company retained its traditional cache balance for its mobile and desktop processor derivatives. This could change with the company's 'Tiger Lake' microarchitecture, particularly the 'Willow Cove' CPU cores they use, according to a Geekbench online database listing for a prototype quad-core 'Tiger Lake-Y' mobile processor.

Remiantis šiuo įrašu, darant prielaidą, kad „Geekbench“ teisingai skaito platformą; „Tiger Lake-Y“ procesorius turi 4 branduolių / 8 gijų procesorių, kuriame yra didžiulė 1 280 KB (1,25 MB) L2 talpyklos viename branduolyje ir 12 MB L3 talpyklos. „Intel“ taip pat padidino L1D (duomenų) talpyklą, kad jos dydis būtų 48 KB, o „L1I“ (instrukcijos) talpykla išlieka 32 KB. Tai reiškia, kad L2 talpyklos dydis padidėja 400%, o L3 talpyklos dydis padidėja 50%. Skirtingai nei „Skylake-X“, L2 talpyklos dydžio padidėjimas nereiškia, kad sumažėja L3 talpyklos dydis (vienai šerdei). „Tiger Lake-Y“ procesorius yra testuojamas „Corktown“ prototipų platformoje (specializuotoje pagrindinėje plokštėje, turinčioje visas įmanomas I / O jungtis su platforma, bandymams.) Tikimasi, kad „Tiger Lake-Y“ debiutuos kurį laiką. kaip „Ice Lake“ įpėdinis, bus pastatytas ant „Intel“ patobulinto 10 nm ++ silicio pagaminimo mazgo. Suraskite „Geekbench“ įrašą
Šaltinio nuoroda žemiau.
Source: Geekbench Online Database